|      |                    |              |         | Зміст                           |        |
|------|--------------------|--------------|---------|---------------------------------|--------|
| Всту | =                  |              |         |                                 |        |
|      |                    |              |         |                                 |        |
|      | , 2,               |              |         |                                 |        |
|      |                    |              |         | Atmel                           |        |
|      |                    |              |         | Microchip Technology Inc        |        |
|      |                    |              |         | ı Intel                         |        |
|      |                    |              |         | Samsung                         |        |
|      | 1.6 Мікроконтрол   | ери виробни  | цтва    | Siemens                         | 8      |
|      | 1.7 Мікроконтрол   | пери виробн  | ицтва   | Motorola                        | <br>9  |
|      |                    |              |         | UCMEMU                          |        |
|      |                    |              |         |                                 |        |
|      |                    |              |         | 7/                              |        |
|      |                    |              |         | ам'яті програм                  |        |
|      |                    |              |         | пам'яті даних                   |        |
|      | 2.4 Контролер і    | пріоритетни  | іх пері | еривань                         | <br>21 |
|      | 2.5 Контролер і    | прямого дос. | тупу (  | до пам'яті                      | <br>22 |
| Розо | діл 3. Програмна ч |              |         |                                 | <br>25 |
|      |                    |              |         | юї задачі                       |        |
|      | 3.2 Розробка алг   | горитму заб  | Пачі    |                                 | <br>26 |
| Розо | діл 4. Розробка си | СТЕМИ КОМО   | ид      |                                 | <br>27 |
|      | 4.1 Формат та р    | оозрядність  | подан   | ня данних                       | <br>27 |
|      |                    |              |         | 1 на П/IIС                      |        |
|      |                    |              |         |                                 |        |
| -    |                    | ,            |         | . САПР вузла ЕОМ на ПЛІС з мети |        |
|      | характерисп        | 7UK          |         |                                 | <br>35 |
|      |                    |              |         |                                 |        |
| LNUC | ток використаних   | джерел       |         |                                 | <br>40 |

# Вступ

Мікропроцесор— це автономний, функціонально закінчений, програмно-керований електронний пристрій, призначений для обробки інформації і керування процесом цієї обробки, виконаний на одній або декількох інтегральних схемах з високим ступенем інтеграції. Навіть найпростіші з них мають складну функціональну структуру, містять велику кількість електронних елементів і безліч розгалужених зв'язків.

При проектуванні і виробництві цифрових систем на основі мікропроцесорів виявляється можливим значне скорочення матеріальних витрат, так як вони являють собою стандартний засіб обробки інформації.

За призначенням розрізняють універсальні і спеціалізовані мікроконтролери; по виду оброблюваних вхідних сигналів— цифрові і аналогові; за характером тимчасової організації роботи синхронні й асинхронні.

В основному, відмінності між мікроконтролерами полягають в особливостях реалізації архітектури. В окремий тип виділилися 64-розрядні мікропроцесори (Athlon 64 AMD, Itanium 2 Intel, PA 7100 Hewlett-Packard та інші). Для побудови систем, спрямованих на паралельне обчислення іноді використовують процесори з особливою архітектурою (трансп'ютери, SMP та кластерна архітектури).

Найпопулярнішими на даний момент є мікроконтролери фірми Atmega (AVR) і PIC. В мобільних пристроях домінує архітектура ARM.

Тепер варто розглянути популярні мікроконтролери відомих виробників детальніше.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

### Розділ 1. Огляд існуючих рішень

3 80-х років XX століття в мікропроцесорній техніці виділився самостійний клас інтегральних схем— однокристальні мікроконтролери, які призначені для вбудовування в прилади різного призначення. Від класу однокристальних мікропроцесорів їх відрізняє наявність внутрішньої пам'яті, розвинені засоби взаємодії з зовнішніми пристроями.

Основною ознакою в їх класифікації є розрядність. В даний час промисловістю випуска-ються 4—, 8—, 16— і 32—розрядні. Однак зустрічаються і вельми екзотичні варіанти. Так, МС14500 фірми Motorola, набір команд якого складається з 16 інструкцій, має розрядність 1 біт і здатний працювати з необмеженим обсягом пам'яті.

Мікроконтролери можна диференціювати також за ступенем універсальності. Випускаються як системи широкого застосування з програмованою пам'яттю, так і вузькоспеціалізовані контролери для певної області, або навіть для конкретного пристрою, часто з вже записаною в чіп програмою. Однак випуск таких мікроконтролерів економічно виправданий лише при масовому виробництві.

В даний час випускається цілий ряд типів мікроконтролерів. Всі ці прилади можна умовно розділити на три основні класи:

- 8-розрядні для вбудованих додатків;
- 16- і 32-розрядні;
- цифрові сигнальні процесори (DSP).

Наибільш поширеним представником сімейства є 8-розрядні прилади, широко використовуються в промисловості, побутовій та комп'ютерній техніці. Вони пройшли в своєму розвитку шлях від найпростіших приладів з відносно слаборозвиненою периферією до сучасних багатофункціональних контролерів, які забезпечують реалізацію складних алгоритмів керування в реальному часі. Причиною їх життєздатності є використання для управління реальними об'єктами, де застосовуються, в основному, алгоритми з переважанням логічних операцій, швидкість обробки яких практично не залежить від розрядності процесора. Популярності 8-розрядних мікроконтролерів також сприяє постійне розширення номенклатури виробів, що випускаються відомими фірмами, такими як Motorola, Microchip, Intel, Ziloq, Atmel і багатьма іншими.

# 1.1 Архітектура ARM

Архітектура ARM (раніше Advanced RISC Machine — вдосконалена RISC-машина, попередник — Acorn RISC Machine) — 32-бітова архітектура зі скороченим набором команд, що розробляється

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

ARM Limited. Дані процесори мають низьке енергоспоживання, тому знаходять широке застосування у вбудованих системах і домінують на ринку мобільних пристроїв, для яких це важливо.

У 2007 році близько 98 відсотків з більш ніж мільярда мобільних телефонів, продаваних щорічно, були оснащені принаймні одним процесором ARM. Станом на 2009 рік на процесори ARM припадає до 90% всіх вбудованих 32-розрядних RISC процесорів. Процесори ARM широко використовуються в споживчій електроніці— в тому числі КПК, мобільних телефонах, цифрових носіях і плеєрах, портативних ігрових консолях, калькуляторах і комп'ютерних периферійних пристроях, таких як жорсткі диски або маршрутизатори.

# 1.2 Мікроконтролери виробництва Atmel

Справжня революція в світі мікроконтролерів сталася в 1996 році, коли корпорація Atmel представила своє сімейство чіпів на новому прогресивному ядрі AVR. Мікропроцесори AVR мають більш розвинену систему команд, що налічує до 133 інструкцій, продуктивність, що наближається до 1 MIPS/MГц, Flash пам'ять програм з можливістю внутрішньосхемного перепрограмування. Багато чіпів мають функцію самопрограмування. AVR-архітектура оптимізована під мову високого рівня С. Крім того, всі кристали сімейства сумісні "знизу вгору".

Величезну роль в їх поширенні зіграла доступність програмного забезпечення і засобів підтримки розробки. У Аттеl багато безкоштовно розповсюджуваних програмних продуктів. Добре відомо, що розвинені засоби підтримки розробок при освоєнні і знайомстві з будь-яким мікроконтролерним сімейством грають не менш значущу роль, ніж самі кристали. Фірма Аттеl приділяє цьому питанню велику увагу.

# 1.3 Мікроконтролери виробництва Microchip Technology Inc.

PIC — мікроконтролери гарвардської архітектури, вироблені американською компанією Місгоснір Technology Inc. Haзва PIC є скороченням від Peripheral Interface Controller, що означає "периферійний інтерфейсний контролер". Назва пояснюється тим, що спочатку PIC призначалися для розширення можливостей введення-виведення 16-бітних мікропроцесорів СР1600.



Рисунок 1.1— Мікроконтролер РІС з "віконцем" для перепрограмування

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

У номенклатурі Microchip Technology Inc. представлений широкий спектр 8-и, 16-и і 32бітних мікроконтролерів та цифрових сигнальних контролерів під маркою РІС. Їх відмінною особливістю є хороша наступність різних сімейств. Є і програмна сумісність (єдина безкоштовне середовище розробки MPLAB IDE), сумісність по периферії, по напругам живлення, по бібліотеках. Номенклатура налічує більше 500 різних контролерів зі різними варіаціями периферії, пам'яті, продуктивністю, діапазонами живлення і температури і т. д.

# 1.4. Мікроконтролери виробництва Intel

Біля витоків виробництва мікроконтролерів стоїть фірма Intel з родинами восьмирозрядних мікроконтролерів 8048 і 8051. Архітектура МСS-51 отримала свою назву від першого представника цього сімейства — мікроконтролера 8051, випущеного в 1980 році на базі технології НМОS. Вдалий набір периферійних пристроїв, можливість гнучкого вибору зовнішньої або внутрішньої програмної пам'яті і прийнятна ціна забезпечили цьому мікроконтролеру успіх на ринку. З точки зору технології МК-51 був для свого часу дуже складним виробом — у кристалі було використано 128 тис. транзисторів, що в 4 рази перевищувало кількість транзисторів в 16-розрядному мікропроцесорі 8086. Загалом фірма Intel випустила близько 50 моделей на базі операційного ядра МК-51. Одночасно багато інших фірм, такі як Atmel, Philips, почали виробництво своїх мікроконтролерів, розроблених в стандарті МСS-51. Існує також і радянський аналог Intel 8051— мікросхема К1816ВЕ51. Структура мікроконтролера МК-51:

- восьмирозрядний центральний процесор, оптимізований для реалізації функцій управління;
- вбудований тактовий генератор (максимальна частота 12 МГу);
- адресний простір пам'яті програм— 64 Кб;
- адресний простір пам'яті даних 64 Кб;
- внутрішня пам'ять програм 4 Кδ;
- внутрішня пам'ять даних 128 байт;
- додаткові можливості по виконанню операцій булевої алгебри (побітові операції);
- 32 двонаправлені і індивідуально адресовані лінії введення/виведення;
- два 16-розрядних багатофункціональних таймера/лічильника;
- повнодуплексний асинхронний приймач (послідовний порт);
- векторна система переривань з двома рівнями пріоритету і п'ятьма джерелами подій.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|



Рисунок 1.2 — Мікроконтролер Intel

Спочатку найбільш "вузькими" місцями архітектури MCS-51 були 8-розрядний арифметико-логічний пристрій на базі акумулятора і відносно повільне виконання інструкцій (для виконання найшвидших інструкцій потрібно 12 тактів). Це обмежувало застосування мікроконтролерів сімейства в додатках, що вимагають підвищеної швидкодії і складних обчислень (16— і 32— бітових). Нагальним стало питання принципової модернізації старої архітектури. Проблема ускладнювалася тим, що до початку 90-х років вже була створена маса напрацювань у галузі програмного і апаратного забезпечення, і однією з основних задач розробки нової архітектури була реалізація апаратної і програмної сумісності зі старими розробками на базі МК-51. Для вирішення цього завдання була створена спільна група з фахівців компаній Intel і Philips. У результаті в 1995 р. з'явилося 2 сімейства: MCS-251/151 в Intel і 51ХА у Philips.

Основні характеристики архітектури MSC-251:

- 24-розрядний лінійний адресний простір, що забезпечує адресацію до 16 Мб пам'яті;
- система команд мікроконтролерів сімейства MCS–251 містить всі 111 команд, що входять в систему команд сімейства MCS–51 ("старі" команди), і, крім того, в неї входять 157 "нових" команд. Коди деяких нових команд мають формат 4 байти.
- перед використанням мікроконтролера його необхідно конфігурувати, тобто за допомогою програматора "пропалити" конфігураційні байти, що визначають, який з наборів інструкцій стане активним після включення живлення;
- регістрова архітектура, яка припускає звернення до регістрів як до байтів, слів і подвійних слів;
- сторінковий режим адресації для прискорення вибірки інструкцій з зовнішньої програмної пам'яті;
- розширений набір команд, що включає 16-бітові арифметичні і логічні інструкції;

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

- розширений адресний простір стеку до 64 Кδ;
- виконання найшвидшої інструкції за 2 такти;
- сумісність на рівні двійкового коду з програмами для MCS-51.

# 1.5 Мікроконтролери виробництва Samsung

Для початку розглянемо 8-розрядні мікроконтролери.

Процесор SAM86 адресує три області пам'яті: регістровий файл, що включає від 112 до 208 регістрів загального призначення, пам'ять програм до 8 Кб і пам'ять даних. Але розробники Samsung не зупинилися на досягнутому і розробили покращене процесорне ядро SAM88, що адресує до 64 Кб пам'яті програм і даних. В даний час випускається моделі мікроконтролерів KS86 і KS88, побудованих, відповідно, на основі процесорів SAM86 і SAM88. Для більшості виробів доступні одноразово програмовані версії (ОТР).

Крім спеціалізованих, Ѕатѕипд випускає моделі мікроконтролерів загального призначення, в число яких входять мікросхеми обох підродин КЅ86 і КЅ88. Крім архітектурних відмінностей, мікроконтролери КЅ88 мають також розширений регістровий файл (до 1040 байт, доступних в сторінковому режимі) і, як правило, більший об'єм внутрішньої пам'яті програм (від 16 до 32 Кб).

Особливістю 8-розрядних Flash мікроконтролерів сімейства S3F94xx є використання ядра CPU SAM88RCRI, молодшої версії типового ядра SAM8. Скорочення функціональних можливостей ядра SAM88RCRI, порівняно з типовим ядром, призвело до скорочення розмірів кристала, зниженню споживання, зниження вартості мікроконтролера в цілому. Іншим наслідком стало зменшення кількості команд до 41. Мікроконтролери S3F944xx оснащені Flash пам'яттю ємністю 4 Кб і регістровим файлом, в якому 208 байтів можуть бути використані в якості регістрів загального призначення. Діапазон робочих напруг від 2,0 до 5,5 В, передбачені режими енергозбереження Power-Down і Idle. Типове споживання при тактовій частоті 10 МГц становить 5 мА і в режимі Stop всього 0,1 мкА. Діапазон робочих температур від –40°C до 85°C.

Настала черга 16-розрядних мікроконтролерів.

Мікроконтролери сімейства Samsung S3C24xx на ядрі ARM9. Яскравим представником даного сімейства можна вважати S3C2410A— високопродуктивний мікроконтролер з розширеннями Тhuть (режим процесорів ARM, в якому використовується скорочена система команд). Його параметри: 16 Къ Cache інструкцій, 16 Къ Cache даних, 4 Къ оперативної пам'яті, NAND Flash завантажувач, контролер переривань, зовнішній контролер пам'яті, контролер РК монітора (STN і TFT), хост Multi-Media Card інтерфейсу v2.11, двопортовий USB Host.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

I, нарешті, настала черга 32-розрядних мікропроцесорів.

Мікроконтролери сімейства S3F4xxx на ARM9. Представником даного сімейства можна назвати S3F4A1HR— високопродуктивний 32-розрядний мікропроцесор з розширеннями Тhumb, 16 Кб оперативної пам'яті, частоти процесора до 40 МГц, чотири 16-бітових таймера (ST), 74 General purpose I/O pins.

Таблиця 1.1— Вироби Samsung

| Part No.        | <i>Application</i>   | ARM Core | Pins | Package | Cache      | MHZ | Supply         |
|-----------------|----------------------|----------|------|---------|------------|-----|----------------|
| S3C3400A        | General Purpose, PDA | ARM7TDMI | 128  | QFP     | 4 <i>K</i> | 33  | <i>2.7–5.5</i> |
| S3C3410X        | General Purpose, PDA | ARM7TDMI | 128  | QFP     | 4 <i>K</i> | 50  | 3.3            |
| S3C44AOA        | General Purpose, PDA | ARM7TDMI | 208  | QFP     | 8K         | 50  | 3.3            |
| <i>S3C44B0A</i> | General Purpose, PDA | ARM7TDMI | 160  | QFP     | 8K         | 66  | 3.3            |
| S3C3400A        | General Purpose, PDA | ARM7TDMI | 128  | QFP     | 4 <i>K</i> | 33  | 5.0            |
| S3C4510         | Network Control      | ARM7TDMI | 208  | QFP     | 8K         | 50  | 3.3            |
| S5N8946         | ADSL Modem Control   | ARM7TDMI | 240  | QFP     | 4 <i>K</i> | 50  | 3.3            |

### 1.6 Мікроконтролери виробництва Siemens

Мікроконтролери SIMATIC S7–200 призначені для вирішення завдань управління і регулювання в невеликих системах автоматизації. При цьому, вони дозволяють створювати як автономні, так і системи управління, що працюють в загальній інформаційній мережі. SIMATIC S7–200 все більш інтенсивно використовується при створенні систем, для яких в минулому, з міркувань економії, необхідно було розробляти спеціальні електронні модулі.

Фірмою Siemens пропонуються 4 базові моделі з наростаючими можливостями:

СРИ 221— малогабаритний центральний процесор володіє достатньо високою потужністю. Вбудовані дискретні входи можуть працювати як швидкі 32 розрядні лічильники (чотири лічильника), лінії переривання (чотири лінії), або як звичайні дискретні входи. СРИ 221 не має можливості розширення.

СРИ 222— модель, яка завдяки великому обсягу пам'яті і численним інтегрованим спеціальних функцій дозволяє з успіхом вирішувати і досить складні завдання автоматизації. СРИ 222 має можливість нарощування через шину розширення (до 2 зовнішніх модулів).

CPU 224/226— ці моделі володіють найкращими характеристиками в сімействі при управлінні процесами в реальному часі. Вони мають можливість нарощування через шину розширення (до 7 модулів).

Всі СРИ серії S7–22х мають вбудований РРІ інтерфейс, який використовується для з'єднання з програматором (PG), ПК, дисплеями ТD200, ТР070 та іншими панелями оператора. Інтер-

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

фейс PPI має швидкість передачі до 187.5 Кбіт/с і може використовуватися також для підключення текстового дисплею, кнопкової панелі, модемів, пристроїв зчитування бар-кодів, принтерів або для організації невеликих мереж з контролерів і т.д.

Всі CPU 22х здатні виконувати операції над числами з плаваючою крапкою.

SITOP power 24/3.5 A— це відмінне допоміжне джерело живлення у випадку, якщо стандартний SIMATIC S7-200 CPU не може більше забезпечувати підключених до нього споживачів. Блок живлення спеціально сконструйований, відмінно функціонує з мікроконтролерами і може бути легко інтегрований в конструктив як будь-який інший модуль S7-200.

Контролери SIMATIC S7–1200 і S7–200 відповідають вимогам міжнародних стандартів VDE, UL, CSA і FM. Система управління якістю виготовлення виробів SIMATIC має сертифікат ISO 9001.

# 1.7 Мікроконтролери виробництва Motorola

Motorola пропонує найширшу в світі номенклатуру мікроконтролерів, що охоплює практично всі сфери застосування і включає в себе близько 300 моделей: від найпростіших дешевих до високопродуктивних 32-розрядних з RISC-ядром і потужною периферією.

Сімейство НСО5 містить найбільшу кількість модифікацій мікроконтролерів (близько 180), оскільки це сімейство формувалося споживачами фірми Motorola, що замовляли розробку мікроконтролера потрібної конфігурації під свою конкретну продукцію, тому сімейство НСО5 іноді називають сімейством "замовних" контролерів (CSIC-Customer Specified Integrated Circuit — мікроконтролери з характеристиками, обумовленими користувачами). Всі вони мають однакове 8-розрядне процесорне ядро, засноване на популярній архітектурі 6800, і відрізняються набором периферійних функцій. Це означає, що застосування будь-якого мікроконтролера цього сімейства відкриває користувачеві можливість використовувати набутий досвід при створенні нових пристроїв як із застосуванням інших мікроконтролерів з сімейства НСО5, так і на основі більш продуктивного, але програмно сумісного сімейства НСО8.

До складу мікроконтролера сімейства НСО5 входять: процесорне ядро, яке має стандартну внутрішню тактову частоту 2 МГц, для деяких контролерів існують версії з тактовою частотою 4 МГц (цикл команди 250 нс), пам'ять програм всіх типів, оперативна пам'ять об'ємом до 768 байт, таймери, контролери дисплеїв, послідовні інтерфейси і багато інших пристроїв. Всі представники сімейства НСО5 мають версії зі зниженим живленням і розширеним температурним діапазоном, і випускаються в найрізноманітніших корпусах.

Серія С характерна широким розмаїттям вбудованої пам'яті і ліній паралельного введення/виводу. Асинхронний послідовний інтерфейс (SCI) дозволяє організувати обмін даними з

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

зовнішніми пристроями зі швидкістю до 131 кГ ц. Високошвидкісний синхронний послідовний інтерфейс (SPI) зручний для управління дисплеями і зовнішніми периферійними пристроями по 4-провідної лінії. Найбільш популярним представником серії С є мікроконтролер МС68НС705С8А з однократно програмованою вбудованою пам'яттю, великою кількістю ліній введення/виведення, наявністю версії з подвоєною тактовою частотою і захистом коду від читання. МС68НС05С0 є єдиним представником сімейства НС05, які не мають вбудованої пам'яті програм. Вони активно використовується в комунікаційних пристроях, таких, як абонентські модулі АТС, системи цифрового ущільнення абонентських ліній і т.д.

Серія J включає в себе недорогі 20-вивідні мікроконтролери, що містять постійний запам'ятовуючий пристрій, багатофункціональний таймер і функцію переривання реального часу. Найбільш яскравою моделлю цієї серії є МС68НС705J1A, наявність в якому програмованої пам'яті з захистом від читання, виходів з високою навантажувальною здатністю, переривань від клавіатури, швидкісної версії і вкрай недорогого комплекту налагоджувальних засобів роблять його популярним.

Серія К містить найдешевші 16-вивідні мікроконтролери, що включають в себе пам'ять, таймер, переривання реального часу, лінії з підвищеною навантажувальною здатністю і програмо-вану користувачем область пам'яті (8 байт). МС68НС8О5КЗ з вбудованим EEPROM (Flash) призначений для макетування і невеликих виробничих серій.

Серія Р характерна різноманітністю варіантів вбудованої пам'яті (включаючи EEPROM), на-явністю простого послідовного порту, а також невеликим 28-вивідним корпусом і низькою ціною. Найбільш популярним представником цієї серії є МС68НС705Р9.

Серія F була спеціально створена для побудови абонентських телефонних апаратів різних груп складності і терміналів. Головною її особливістю є наявність в них генератора для тонального набору номера і цифрової сигналізації. Ряд мікроконтролерів цієї серії додатково містить контролер РКІ-дисплея, а також великий обсяг пам'яті програм для реалізації складних алгоритмів і незалежну пам'ять для зберігання номерів. Всі ці функції, поряд з низьким споживанням, що дозволяє живити від телефонної лінії або батарей, роблять його привабливими для створення як масових телефонних апаратів, так і складного абонентського обладнання.

Серія L, головними рисами якої є наявність вбудованих контролерів дисплеїв, наявність тонального генератора, годиннику реального часу і низьке споживання, також широко викорис-товиються при створенні різноманітного, особливо портативного, эв'язкового обладнання: безд-

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

ротових телефонів, пристроїв персонального виклику (пейджерів), радіостанцій, цифрових блокнотів і т.д. Часто використовується в різноманітних побутових пристроях, що вимагають виведення на дисплей.

Серія Е включає мікроконтролери, що містять синтезатор тактової частоти для гнучкого управління споживанням, незалежну пам'ять і використовується для загального призначення.

Серія М містить вбудований контролер вакуум-флюоресцентного індикатора. Вбудований формувач забезпечує можливість управління по 24 лініях при напрузі 40 вольт. До складу мікро-схем серії також входять 8-бітний таймер, 6-канальний 8-бітний аналогово-цифровий перетворювач, асинхронний послідовний порт і великий об'єм вбудованої пам'яті.

Серія МС характеризується наявністю в 28-вивідному корпусі 6-канального аналоговоцифрового перетворювача, і призначена для управління електродвигунами в "білій техніці": холодильниках, пральних машинах, кухонних комбайнах, і т.д.

Серія Т спеціально призначена для застосування у відео та телевізійній апаратурі і містить драйвер кольорового екранного дисплея, що дозволяє відображати на екрані ЕПТ символи і текстову інформацію. Вбудований аналогово-цифровий перетворювач може використовуватися для управління настроюванням на певний канал телебачення.

Серія СС є продовженням серії Т і має розширений драйвер екранного дисплея з можливістю секціонування даних.

Серії мікроконтролерів загального призначення, особливо найбільш дешеві серії з малою кількістю виводів (К, J і RC), використовуються для вирішення задач управління в різноманітних побутових пристроях (наприклад, пульти дистанційного керування).

Вироби серії X мають вбудовані контролери локальної керуючої мережі (CAN-Controller Area Network). Вони використовуються для локального управління/збору даних у різних підсистемах автомобіля (приладова панель, склопідиомники, підвіска, і т.д.). Ряд моделей містять розширений таймер, незалежну пам'ять, аналогово-цифровий перетворювач і розширений послідовний порт, випускаються в різних модифікаціях (постійний запам'ятовуючий пристрій від 4 до 32 Кб, різноманітний корпус).

Серія V призначена для виконання функцій, аналогічних серії X, але орієнтована на інші стандарти: MDLC (Message DataLink Control) або J1850. Характерною особливістю мікроконтролерів цієї серії є поєднання декількох технологій: КМОП, високовольтної і силової, що дозволило створити "систему на кристалі", що містить, крім стандартних блоків, високовольтний регулятор напруги, EEPROM, аналогово-цифровий перетворювач та інші функції.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

Серії К, J, P загального призначення часто використовуються для реалізації окремих функцій автомобіля, наприклад, охоронної сигналізації (електронний ключ, центральний замок). Можуть також використовуються при створенні розподілених систем управління/збору інформації, наприклад, систем пожежної сигналізації.

Мікроконтролери серії В поєднують великий обсяг вбудованого програмованого постійного запам'ятовуючого пристрою, EEPROM, аналогово-цифровий перетворювач, а також таймер і розширений послідовний порт. Така конфігурація дозволяє використовувати мікросхеми серії в найрізноманітніших індустріальних додатках.

Серія G була розроблена спеціально для використання в портативних комп'ютерах. Включаючи до свого складу два асинхронних послідовних інтерфейси, контролер клавіатури, синтезатор частот і можливість управління споживаною енергією, вони знаходять застосування в переносних комп'ютерах типу Laptop і Notebook.

Серія BD містить процесор горизонтальної та вертикальної розгортки і ідеально підходить для використання в комп'ютерних моніторах.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

### Розділ 2. Розробка мікропроцесорної системи

Структурна схема розроблювальної мікропроцесорної системи представлена на кресленику IA/IЦ 462416.005 E1, що знаходиться в додатках.

### 2.1 Архітектура створюваної системи

Під архітектурою розуміють конфігурацію основних компонентів системи з врахуванням їх можливостей, здібностей, способу взаємодії і розділення функцій між ними. В нашому випадку, розробка архітектури розроблюваної системи складається з вибору необхідних компонентів, його обґрунтування та налагодження між ними необхідних зв'язків.

Відповідно до технічного завдання, розроблювана мікропроцесорна система має наступні компоненти:

- Процесорне ядро на базі мікроконтролера КР1816ВЕ51;
- Зовнішня пам'ять програм, що складається з 2 сторінок об'ємом по 64 Кб;
- Зовнішня пам'ять даних, що складається з 12 сторінок об'ємом по 2 Кб, остання відведена для адрес зовнішніх пристроїв та наведена на рисунку 2.1;
- 127 зовнішніх пристрої, кожен з яких має відведений для нього діапазон адресів для регістру даних та регістру стану;
- Централізовані контролер пріоритетних переривань та прямого доступу до пам'яті;
- Спецобчислювач має адресу 5019h та виконує додаткові операції;
- Мікросхема КР580ВР43 підключена лише портами Р4, Р6, Р7, тому для управління необхідно лише три розряди;
- Програмний периферійний адаптер K580BB55 має виділений діапазон адрес 5020h— 5023hh.
- Програмний зв'язковий адаптер К580ВВ51 має виділені адреси 5024h, 5025h.

Всі вищенаведені пристрої об'єднані за допомогою системної шини— магістралі обміну даними. В даній роботі вона складається з 16 провідників та розділена на шину даних і адреси (по в розрядів), що дозволяє не використовувати тимчасове мультиплексування при передачі адреси і даних.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|



Рисунок 2.1— Таблиця розподілу пам'яті зовнішніх пристроїв

# 2.2 Огляд процесорного ядра

Intel 8051— це однокристальний мікроконтролер гарвардської архітектури, який вперше був виготовлений в 1980 році для використання у вбудованих системах. Був надзвичайно популярний у 1980-их, але зараз застарів та витіснений сучаснішими пристроями. Існує також радянський клон даної мікросхеми, КР1816ВЕ51 з характеристиками:

- складається з процесорного ядра, оперативної пам'яті, постійного запам'ятовуючого пристрою, портів, логіки керування перериваннями, двох 16-бітних таймерів і т. д;
- шина даних 8-ми бітна;
- шина адреси 16-ти бітна;
- вбудований оперативний запам'ятовуючий пристрій 128 байт пам'яті даних;
- вбудований постійний запам'ятовуючий пристрій 4 Кб пам'яті програм;
- 4 порти вводу/виводу двонаправлений і три квазідвонаправлених;
- два рівня пріоритету переривань;
- енергозберігаючий режим.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|



Рисунок 2.2 — Умовне графічне позначення МК-51

Таблиця 2.1— Призначення виводів МК-51

| № виводу | Позначення       | Призначення                                                                    | Тип        |
|----------|------------------|--------------------------------------------------------------------------------|------------|
| 1–8      | P1.0-P1.7        | Двонаправлений порт Р1                                                         | Вхід/Вихід |
| 9        | RST              | Сигнал загального скидання                                                     | Вхід       |
| 10–17    | P3.0-P3.7        | Двонаправлений порт з додатковими<br>функціями                                 | Вхід/Вихід |
|          | P3.6             | Сигнал дозволу запису у зовнішню<br>пам'ять даних— WR                          | Вихід      |
|          | P3.7             | Сигнал дозволу читання з зовніш-<br>ньої пам'яті даних— RD                     | Вихід      |
| 18       | BQ2              | Виводи для підключення кварцевого                                              | Вихід      |
| 19       | BQ1              | резонатора                                                                     | Вхід       |
| 20       | GND              | Загальний вивід                                                                |            |
| 21–28    | P2.0-P2.7        | Двонаправлений порт Р2                                                         | Вхід/Вихід |
| 29       | PME              | Активне значення сигналу дозволяє<br>читання з зовнішньої пам'яті про-<br>грам | Вихід      |
| 30       | ALE              | Вихідний сигнал дозволу фіксації ад-<br>реси                                   | Вихід      |
| 31       | EMA              | Активне значення сигналу означає<br>читання коду з зовнішньої пам'яті          | Вихід      |
| 40       | Ucc              | Напруга живлення (+5В)                                                         | Вхід       |
| 32-39    | <i>P0.0-P0.7</i> | Двонаправлений програмований порт<br>вводу/виводу                              | Bxid/Buxid |

Регістри загального призначення та визначені користувачем програмно-керовані прапорці розміщені в адресному просторі внутрішнього оперативного запам'ятовуючого пристрою даних.

Таблиця 2.2. — Призначення регістрів

| Зм. | Арк. | № докум. | Підпис | Дата |  |
|-----|------|----------|--------|------|--|

| Позначення | Назва                           | Адреса      |
|------------|---------------------------------|-------------|
| ACC*       | Акумулятор                      | 0E0h        |
| B*         | Регістр В                       | 0F0h        |
| PSW*       | Регістр стану програми          | <i>ODOh</i> |
| SP         | Вказівник стеку                 | 081h        |
| DPTR       | Вказівник даних на 2 байти      | 083h - 082h |
| P0*        | Порт О                          | 080h        |
| P1*        | Порт 1                          | 090h        |
| P2*        | Порт 2                          | 0A0h        |
| P3*        | Порт 3                          | 0B0h        |
| IP*        | Регістр пріоритетів переривання | OB8h        |
| Æ*         | Регістр дозволу переривання     | 0A8h        |
|            |                                 |             |

<sup>\* —</sup> регістри, що допускають побітову адресацію.

Нижче описуються функції регістрів, приведених в таблиці 2.2. Регістр стану програми. Інформація наведена в таблиці 2.3.

Таблиця 2.3 — Призначення розрядів регістру PSW

| 7 СТ Принирець Перенису грамно 6 АС Прапорець додаткового переносу грамно 5 FO Користувацький прапорець Програмно 4 RS1 Вказівник банку робочих регістрів Програмно Програмно Програмно Програмно Програмно Програмно Програмно О 1 Банк 0 з адресами (00h-07h) 1 0 Банк 2 з адресами (010h-017h) 1 1 Банк 3 з адресами (018h-017h) 1 1 Банк 3 з адресами (018h-017h) 1 1 Резервний Програмно Про |   | Біти | На.      | <i>3В</i> а    | Призначення бітів                            | Доступ до біту   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|------|----------|----------------|----------------------------------------------|------------------|
| Прапорець додаткового переносу  Користувацький прапорець  Користувацький прапорець  Програмно  Про | Ī | 7    | ſΥ       |                | Πησηρημές πουομήςτι                          | Апаратно чи про- |
| 5 FO Користувацький прапорець Програмно 4 RS1 Вказівник банку робочих регістрів Програмно  RS1 RS0  О О Банк О з адресами (ООҺ-О7Һ)  О 1 Банк 1 з адресами (ООҺ-О7Һ)  1 О Банк 2 з адресами (О1ОҺ-О17Һ)  1 О Банк 3 з адресами (О18Һ-О17Һ)  2 ОV Прапорець переповнення  1 - Резервний Програмно  Програмно  Програмно  Апаратно чи програмно  Біт парності. Скидається/встановлюється в кожному циклі інструкцій для вказування па- Апаратно чи програмно                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |   | /    | C        | /              | Припорець Перепосу                           | грамно           |
| 5 FO Користувацький прапорець Програмно 4 RS1 Вказівник банку робочих регістрів Програмно  RS1 RS0  0 0 Банк 0 з адресами (00h-07h)  1 0 Банк 1 з адресами (08h-0Fh)  1 1 Банк 3 з адресами (018h-01Fh)  2 0V Прапорець переповнення Апаратно чи програмно  Програмно  Програмно Програмно Програмно Програмно Апаратно чи програмно Програмно Апаратно чи програмно Програмно Програмно Апаратно чи програмно Програ |   | 6    | Δ        | I <i>C</i>     | Ппапопень додаткового пепеносн               | Апаратно чи про- |
| 4 RS1 3 RS0 Вказівник банку робочих регістрів Програмно О 1 Банк 1 з адресами (08h-0Fh) 1 0 Банк 2 з адресами (010h-017h) 1 1 Банк 3 з адресами (018h-01Fh)  2 0V Прапорець переповнення Резервний Програмно Програмно Програмно Програмно Кожному циклі інструкцій для вказування па- Апаратно чи про                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |   |      |          |                | , , , ,                                      | грамно           |
| 3 RSO Вказіоник оанку рооочих регістрів Програмно  RS1 RS0  0 0 Банк 0 з адресами (ООҺ-О7Һ)  1 0 Банк 1 з адресами (О8Һ-ОҒҺ)  1 1 1 Банк 3 з адресами (О1ѲҺ-О1ҒҺ)  2 0V Прапорець переповнення Апаратно чи програмно  1 - Резервний Програмно  Біт парності. Скидається/встановлюється в кожному циклі інструкцій для вказування па- Апаратно чи програмно                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |   | 5    | F        | <del>-</del> 0 | Користувацький прапорець                     | Програмно        |
| Я В В В В В В В В В В В В В В В В В В В                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |   |      | RS1      |                | Βκαρίβιτης δατική ποδομίν πορίσποϊβ          | Програмно        |
| О О Банк О з адресами (ООҺ-О7Һ) О 1 Банк 1 з адресами (О8Һ-ОҒҺ) 1 О Банк 2 з адресами (О1ОҺ-О17Һ) 1 1 Банк 3 з адресами (О18Һ-О1ҒҺ) 2 ОУ Прапорець переповнення Апаратно чи програмно 1 - Резервний Програмно Біт парності. Скидається/встановлюється в кожному циклі інструкцій для вказування па- Апаратно чи про                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |   | 3    | RSO .    |                | טאעטוטאטא טעוואט אטטטאט אפרונווואוט אינערייי | Програмно        |
| 0 1 Банк 1 з адресами (08h–0Fh) 1 0 Банк 2 з адресами (010h–017h) 1 1 Банк 3 з адресами (018h–01Fh) 2 0V Прапорець переповнення Апаратно чи програмно 1 – Резервний Програмно Біт парності. Скидається/встановлюється в кожному циклі інструкцій для вказування па– Апаратно чи про                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |   |      | RS1      | RS0            |                                              |                  |
| 1 0 Банк 2 з адресами (010h–017h) 1 1 Банк 3 з адресами (018h–01Fh) 2 0V Прапорець переповнення Апаратно чи програмно 1 – Резервний Програмно Біт парності. Скидається/встановлюється в кожному циклі інструкцій для вказування па– Апаратно чи про                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |   |      | 0        | 0              | Банк О з адресами (ООҺ–О7Һ)                  |                  |
| 1 1 Банк 3 з адресами (018h-01Fh) 2 0V Прапорець переповнення Апаратно чи програмно 1 - Резервний Програмно Біт парності. Скидається/встановлюється в кожному циклі інструкцій для вказування па- Апаратно чи про                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |      | 0        | 1              | Банк 1 з адресами (08h–0Fh)                  |                  |
| 2 OV Прапорець переповнення Апаратно чи програмно  1 — Резервний Програмно Біт парності. Скидається/встановлюється в кожному циклі інструкцій для вказування па— Апаратно чи про                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |   |      | 1 0      |                | Банк 2 з адресами (010h–017h)                |                  |
| 2 ОV Припорець перепоинення грамно  1 — Резервний Програмно Біт парності. Скидається/встановлюється в кожному циклі інструкцій для вказування па— Апаратно чи про                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |      | 1 1      |                | Банк 3 з адресами (018h–01Fh)                |                  |
| 1 — Резервний Програмно Біт парності. Скидається/встановлюється в кожному циклі інструкцій для вказування па— Апаратно чи про                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | Ī | 2    | ΩV       |                | Πραρορού ποροροβίνουμα                       | Апаратно чи про- |
| Біт парності. Скидається/встановлюється в кожному циклі інструкцій для вказування па— Апаратно чи про                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |   | Ζ    | UV       |                | припорець перепоонення                       | грамно           |
| П Р кожному циклі інструкцій для вказування па— Апаратно чи про                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |   | 1    | 1        |                | Резервний                                    | Програмно        |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | Ī |      | D        |                | Біт парності. Скидається/встановлюється в    |                  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |   | n    |          |                | кожному циклі інструкцій для вказування па-  | Апаратно чи про- |
| рнот/непарнот кількості розрядію акумуля— грамно                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |   | U    | <i>,</i> | _              | рної/непарної кількості розрядів акумуля-    | . грамно         |
| тора, що встановлені в "1"                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |   |      |          |                | тора, що встановлені в "1"                   |                  |

Акумулятор. Команди, призначені для роботи з акумулятором, використовують мнемоніку "А", наприклад, MOV A, P2. Мнемоніка "ACC" використовується, наприклад, при побітовій адресації. Так, символічне ім'я п'ятого біта акумулятора при використанні асемблера буде наступним: ACC.5.

Регістр В. Використовується під час операцій множення і ділення. Для інших інструкцій розглядається як додатковий і надоперативний.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

Вказівник стеку SP. 8-бітовий регістр, вміст якого інкрементується перед записом даних в стек при виконанні команд PUSH і CALL. При початковому скиданні вказівник стеку встановлю-ється в 07h, адже область стеку в оперативній пам'яті даних починається з адреси 08h.

**Вказівник даних**. Вказівник даних містить 16-бітну адресу при звертанні до зовнішньої пам'яті. Може використовуватися як два незалежних восьмибітових регістри.

**ПортО-Порт3**. Регістрами спеціальних функцій РО, Р1, Р2, Р3 являються регістри—"замки" портів РО, Р1, Р2, Р3.

Регістри управління. Регістри спеціальних функцій IP, IE, TMOD, TCON, SCON і PCON містять біти управління і біти стану системи переривань, таймерів/лічильників і послідовного порту.

Також передбачена можливість задавання частоти внутрішнього генератора за допомо-гою кварцу, LC-ланцюжка чи зовнішнього генератора.

Незважаючи на те, що архітектура сімейства МК-51 заснована на архітектурі МК-48, вона все ж не являється повністю з нею сумісною. В МСS-51 існує ряд нових режимів адресації, додаткові інструкції, розширений адресний простір та ряд інших апаратних відмінностей. Розширена система команд забезпечує побайтову і побітову адресацію, двійкову і двійково-десяткову арифметику, індикацію переповнення і визначення парності/непарності, можливість реалізації логічного процесора.

Найважливішою і визначаючою рисою архітектури сімейства МК-51 являється те, що арифметико-логічний пристрій може разом з виконанням операцій над 8-розрядними типами даних маніпулювати однорозрядними даними. Окремі програмно-доступні біти можуть бути встановлені, скинуті чи замінені їх доповненням, можуть пересилатися, перевірятися і використовуватися в логічних обчисленнях. Підтримка простих типів даних (при існуючій тенденції до збільшення довжини слова) може з першого погляду здатися кроком назад, але завдяки такому потужному арифметико-логічному пристрою, набір інструкцій мікроконтролерів сімейства МК-51 однаково добре підходить як для застосування в управлінні як у реальному часі, так і для алгоритмів з великим об'ємом даних.

#### 2.3 Підключення зовнішньої пам'яті

В архітектурі МК–51 пам'ять даних і пам'ять програм розділені. Кожна з них може мати розмір до 64 Кб, вибір одної з матриць виконцється сигналами РМЕ, WR, RD.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

#### 24.1 Підключення зовнішньої пам'яті програм

Пам'ять програм розділяється на резидентну (та, що знаходиться всередині чіпу) і зовні шню, для реалізації якої потрібні додаткові мікросхеми. Резидентна представляє собою постійний запам'ятовуючий пристрій, ємністю 4 Кб (адреси від О до OFFFFh). Вона може бути відключена шляхом подання низького рівня на вхід ЕМА. Адреси Оh, O3h, OBh, O13h, O1Bh і O23h мають спеціа—льне призначення:

- 00h початкова адреса пуску;
- 03h вектор зовнішнього переривання INTO,
- OBh вектор переривання від таймера Т/СО;
- 013h вектор зовнішнього переривання INT1;
- 01Bh вектор переривання від таймера Т/С1;
- 023h вектор переривання від послідовного інтерфейсц.

Підключення зовнішньої пам'яті програм розроблювальної мікропроцесорної систе показано на рисунку 2.4.



Рисунок 2.4 — Схема підключення зовнішньої пам'яті програм

При звертаннях до зовнішньої пам'яті програм завжди формується 16-розрядна адреса, молодший байт якої видається через порт РО, а старший — через Р2. При цьому байт адреси, що видається через РО, повинен бути зафіксований у зовнішньому регістрі по спаду сигналу АLЕ. Порт РО працює як мультиплексована шина адреса/дані: видає молодший байт лічильника команд, а потім переходить у високоїмпедансний стан і очкує приходу байту від зовнішньої пам'яті програм. Коли молодший байт адреси знаходиться на виходах порту РО, сигнал АLЕ закриває йогов адресному регістрі RGA. Старший байт адреси знаходиться на виходах порту Р2 протягом всього

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

часу звертання до пам'яті програм. Сигнал РМЕ дозволяє читання байту з пам'яті, після чого вибраний байт йде на порт РО і вводиться в мікроконтролер.

Адресація в пам'яті програм — безпосередня чи непряма базова індексна. В першому випадку з пам'яті вибирається константа, явно задана в команді. Наприклад, при виконанні інструкції MOV R2, #15 в регістр пересилається константа 15. У другому випадку в якості індексного регістра використовується акумулятор, а в якості базового — регістр-вказівник даних DPTR чи лічильник команд РС. Читання операндів виконується командами MOVC.

Доступ до зовнішньої пам'яті програм виконується в будь-якому разі, якщо програмний лічильник має число більше, ніж максимальна комірка внутрішньої пам'яті програм.

#### 2.4.2. Підключення зовнішньої пам'яті даних

Пам'ять даних необхідна для прийому, збереження і видачі інформації, що використову— ється в процесі виконання програми. Вона розміщена на кристалі мікроконтролера, складається з дешифратора, регістра адреси, оперативного запам'ятовуючого пристрою і вказівника стеку.

Регістр адреси призначений для прийому і збереження адреси вибраної за допомогою дешифратора комірки пам'яті, яка може містити як біт, так і байт інформації.

Оперативний запам'ятовуючий пристрій представляє собою 128 восьмирозрядних регістрів, призначених для прийому, збереження і видачі різної інформації.

Вказівник стеку— восьмирозрядний регістр, призначений для прийому і збереження адреси комірки стеку, до якої було останнє звертання. При виконанні команд LCALL, ACALL його вміст збільшується на 2, а при виконанні RET, RETI— зменшується на 2. При виконанні PUSH вміст вказівника збільшується на 1, а при виконанні інструкції POP— зменшується на 1. Після скидання в ньому встановлюється адреса 07h, що відповідає початку стеку з адресою 08h.

Внутрішня пам'ять даних складається з двох областей: оперативної пам'яті з адресами Oh-O7Fh і області регістрів спеціальних функцій, що займає адреси O8Oh-OFFh. Розподіл простору внутрішньої пам'яті даних показано на рисунку 2.5.

Фізично внутрішній оперативний запам'ятовуючий пристрій даних і область регістрів спеціальних функцій являються окремими пристроями. Всі комірки внутрішньої пам'яті даних можуть адресуватися з використанням прямої і непрямої адресації. Крім цього, оперативний запам'ятовуючий пристрій даних має наступні особливості. Його молодші 32 байти згруповані в 4 банки по в регістрів в кожному (БАНКО-БАНКЗ на рисунку 2.5). Команди програми можуть звертатися до регістрів, використовуючи їх імена RO-R7. Два біта PSW (вказівники банку робочих регістрів RSO

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

i RS1) визначають, з регістрами якого банку виконуються маніпуляції. Наявність такого механізму роботи з комірками дозволяє економити пам'ять програм, оскільки команди, що працюють з регістрами RO-R7, коротші тих, що використовують пряму адресацію. Наступні після банків регістрів 16 байт (адреси 020h-02Fh) утворюють область комірок, до яких можлива побітова адресація.

Набір команд мікроконтролерів сімейства МК–51 містять значну кількість інструкцій, що дозволяють працювати з окремими бітами, використовуючи при цьому пряму адресацію. 128 біт, що складають область внутрішнього оперативного запам'ятовуючого пристрою даних, мають адреси Оh–07Fh. Звернення до оперативної пам'яті завжди здійснюється з використанням 8–розрядної адреси.

Простори внутрішньої і зовнішньої пам'яті даних не перетинаються, оскільки доступ до них здійснюється за допомогою різних команд. Для роботи з зовнішньою пам'яттю даних існують спеціальні команди MOVX, які не впливають на внутрішню пам'ять. Звернення до комірок зовнішньої пам'яті виконується лише з використанням непрямої адресації по регістрам RO і R1 активного банку регістрів внутрішнього оперативного запам'ятовуючого пристрою (команди типу MOV @Ri) чи по регістру DPTR (команди типу MOV @DPTR). В першому випадку буде формуватися 8-розрядна, а в другому — 16-розрядна адреса.

При зверненні до зовнішньої пам'яті даних, адреса виводиться через порт РО (молодший байт) і Р2 (старший байт). Точно так, як і в випадку зовнішньої пам'яті програм, її об'єм може бути збільшено.

Обмін байтом даних (запис і читання) проводиться через РО, тобто порт використовується як шина адреси/даних в режимі мультиплексування.



Рисунок 2.6 — Сторінкова організація зовнішньої пам'яті даних

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

На рисунку 2.6 показана сторінкова організація зовнішньої пам'яті даних. Приведена схема дозволяє працювати з пам'яттю даних ємністю 2 Кб, використовуючи команди типу MOVX @Ri. РО при цьому працює як мультиплексована шина адрес/дані, а три лінії порту Р2 адресують сторінки зовнішнього оперативного запам'ятовуючого пристрою. Інші 5 ліній порту Р2 можуть використовуватись в якості пінів вводу/виводу.

### 2.4 Контролер пріоритетних переривань

Під перериванням розуміють деяку призупинку виконання програми і перехід на підпрограму з можливістю поверненням на перервану. Переривання можна класифікувати наступним чином: внутрішні і зовнішні. Внутрішні діляться на апаратні і програмні.

Мікроконтролери сімейства МК–51 забезпечують підтримку п'яти джерел переривань: двох зовнішніх, що надходять по входах INTO і INT1, двох від таймерів/лічильників, переривання від послідовного порту.

Запити на переривання фіксуються в регістрах спеціальних функцій мікроконтролера: прапорці IEO, IE1, TFO, TF1 запитів на переривання від INTO, INT1, T/CO і T/C1 знаходяться в регістрі управління TCON, а прапорці RI та TI запитів на переривання від послідовного порту — в регістрі SCON управління послідовним портом.

Прапорці TFO і TF1 встановлюються апаратно при переповненні відповідного таймера/лічильника і скидаються апаратно при передачі управління програмі обробки відповідного переривання

Прапорці TI і RI встановлюються апаратно схемою послідовного інтерфейсу відповідно після закінчення передачі чи прийому байту і скидаються лише програмним шляхом.

Всі вказані прапорці запитів на переривання доступні для встановлення і скидання програмно. Їх програмне встановлення приводить до такої ж реакції мікроконтролера, що й апаратне.

Скидання прапорців IEO і IE1 виконується апаратно при обслуговуванні переривання лише в тому випадку, якщо воно було налаштоване на сприйняття спаду сигналу INTх. Якщо переривання було конфігуроване на сприйняття рівня сигналу запиту, то скидання прапорця IEх повинна виконувати програма обслуговування переривання, діючи на джерело переривання для зняття запиту.

Кожен вид переривання індивідуально забороняється чи дозволяється встановленням чи скиданням відповідних бітів регістру дозволу переривання ІЕ. Він містить також і біт спільної заборони всіх переривань.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

При одночасному надходженні запитів переривання від джерел, що мають різні пріоритети, спочатку оброблюється запит від більш пріоритетного пристрою.

У випадку одночасного надходження кількох запитів на переривання з однаковим пріоритетом порядок їх обробки визначається апаратними засобами мікроконтролера і не може бути змінений програмно.

При переході на підпрограму обробки переривання, забороняються всі інші, що мають рівень пріоритету, що дорівнює рівню переривання, що обслуговується.

Повернення з обробника переривань здійснюється за допомогою команди RETI, яка відновлює з стеку значення PC і логіку пріоритетів переривань.

# 2.5 Контролер прямого доступу до пам'яті

Одним із способів обміну даними з зовнішнім пристроєм є обмін в режимі прямого доступу до пам'яті. Тоді обмін даними відбувається без участі процесора, бо ним управляють зовнішні по відношенню до мікропроцесора електронні схеми. Зазвичай вони розміщуються в спеціальній мікросхемі, яка називається контролером прямого доступу до пам'яті.

Обмін даними в режимі прямого доступу до пам'яті дозволяє використовувати в мікроконтролері швидкодіючі зовнішні запам'ятовуючі пристрої, такі, наприклад, як накопичувачі на жорстких магнітних дисках, оскільки цей режим може забезпечити час обміну одним байтом даних рівний циклу звернення до пам'яті. Для його реалізації необхідно забезпечити безпосередній зв'язок контролера прямого доступу і пам'яті мікроконтролера. З метою скорочення кількості ліній в шинах, контролер підключається до пам'яті за допомогою шин адреси і даних системного інтерфейсу. При цьому виникає проблема спільного використання шин системного інтерфейсу мікропроцесором і контролером прямого доступу. Можна виділити два основних способи її вирішення: реалізація обміну з "захопленням циклу" і з блокуванням мікроконтролера.

Існують два різновиди прямого доступу до пам'яті з "захопленням циклу". Найпростіший полягає в тому, що для обміну використовуються ті машинні цикли процесора, в яких він не обмінюється даними з пам'яттю. Тоді контролер прямого доступу може обмінюватися даними, не заважаючи роботі мікропроцесора. Однак виникає необхідність виділення таких циклів, наприклад в деяких мікроконтролерах формується спеціальний керуючий сигнал.

Більш поширеним є режим прямого доступу з "захопленням циклу" і примусовим відклю-ченням процесора від шин системного інтерфейсу. Для його реалізації, системний інтерфейс мі-

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

кроконтролера доповнюється двома лініями для передачі керуючих сигналів "Вимога прямого доступу до пам'яті" (ВПДП) і "Надання прямого доступу до пам'яті" (НПДП). Керуючий сигнал ВПДП формується контролером прямого доступу. Мікропроцесор, отримавши його, припиняє виконання чергової команди, не чекаючи її завершення, видає на системний інтерфейс керуючий сигнал НПДП і відключається від шин. З цього моменту вони управляються контролером прямого доступу. Використовуючи шини системного інтерфейсу, він здійснює обмін одним байтом або словом даних з пам'яттю мікроконтролера і потім, знявши сигнал ТПДП, повертає управління системним інтерфейсом мікропроцесору Як тільки контролер буде готовий до обміну наступним байтом, він знову "захоплює" цикл мікроконтролера і т.д. У проміжках між сигналами ТПДП, мікропроцесор продовжує виконувати команди програми. Тим самим виконання програми сповільнюється, але в меншій мірі, ніж при обміні в режимі переривань.

Застосування в мікропроцесорах обміну даними з зовнішніми пристроями в режимі прямого доступу завжди вимагає попередньої підготовки, а саме: для кожного пристрою необхідно виді-лити область пам'яті, що використовується при обміні, вказати її розмір, тобто кількість байт (слів) інформації, що будуть записуватись або читатись. Отже, контролер прямого доступу по-винен обов'язково мати у своєму складі регістр адреси і лічильник байт (слів). Перед початком обміну з зовнішнім пристроєм в режимі прямого доступу мікропроцесор повинен виконати програму завантаження. Вона забезпечує запис в зазначені регістри контролера початкової адреси виді-леної пристрою пам'яті і її розміру в байтах або словах, залежно від того, якими порціями інформації ведеться обмін. Сказане не відноситься до початкового завантаження програм в пам'ять в режимі прямого доступу. У цьому випадку вміст регістра адреси і лічильника байт слів встановлюється перемикачами або перемичками безпосередньо на платі контролера. Використання великих інтегральних схем дозволяє істотно скоротити апаратні витрати при реалізації прямого доступу до пам'яті.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|



Рисунок 27— Реалізація централізованого КПДП

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

Спеціалізований обчислювач— цифровий пристрій, який обчислює функцію чи їх набір за допомогою послідовності команд, кожній з яких відповідає мікропрограма. Мікропрограма, в свою чергу, це зв'язаний список мікрокоманд, яка зберігається в пам'яті блоку мікропрограмного управління. Він призначений для формування послідовності керуючих сигналів для операційного блоку, які забезпечують виконання операції:

Спецобчислювач в розроблюваній системі виконує важливу функцію. Він дозволяє розвантажити мікропроцесорне ядро від виконання важких операцій, що займають не один такт, наприклад ділення. Це дає можливість мікроконтролеру займатись важливішими задачами, наприклад обслуговуванням переривання від певного зовнішнього пристрою.

# 3.1 Аналіз рішення алгоритму заданої задачі

Мікрокоманда — це інформаційне слово, що містить таку інформацію:

- керуючі сигнали;
- тривалість керуючих сигналів;
- інформацію для формування адреси наступної мікрокоманди.

Блок мікропрограмного управління функціонує так: у кожному такті з постійної пам'яті зчитується і розшифровується чергова мікрокоманда. В результаті її виконання формуються управляючі сигнали необхідної тривалості, які надходять на всі функціональні вузли обчислюва-льної системи, а також формується адреса наступної мікрокоманди.

Згідно технічного завдання, спецобчислювач мусить виконувати задачу розв'язання визначника квадратної матриці системи лінійних алгебраїчних рівнянь:

$$A = \begin{bmatrix} a_{11} & \cdots & a_{1n} \\ \vdots & \ddots & \vdots \\ a_{n1} & \cdots & a_{nn} \end{bmatrix}$$

методом Гауса з вибором головного елемента по всій матриції.

Обчислювальна схема метода:

$$a'_{ij} = a_{ij} - \frac{a_{ik} \times a_{kj}}{a_{kk}},$$
 $k = 1, 2, ..., n-1;$ 
 $j = k+1, ..., n;$ 
 $j = k+1, ..., n;$ 

де

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|



# 4.1 Формат та розрядність подання данних

Проаналізувавши створений алгоритм, було зроблено висновок щодо частоти використання різних команд. Тому команди, що будуть використовуватися найчастіше, були винесені для реалізації в спецобчислювачі та наведені в таблиці 4.1.

Ця таблиця вимагає певних пояснень. Перш за все, варто зазначити, що обране кодування не забезпечує необхідної в таких випадках оптимальності, проте готує надійний ґрунт для подальшого розширення спецобчислювача й перетворення його в повноцінний мікроконтролер. Подруге, для того, що зрозуміти як в таблиці кодуються регістри, порти та біти заповнення, необхідно звернутися до таблиць 4.2—4.4.

Варто зазначити, що використовуючи разом команди розроблюваного пристрою та мікро-процесорного ядра, можна розв'язати поставлену задачу.

Отже, після розгляду вищезазначених таблиць, можна розпочати опис архітектури розроблюваного пристрою. По-перше, спецобчислювач оперує 8-ми розрядними даними та 12-ти розрядними адресами. Пристрій має фіксовану довжину команди (3 байти), 5 старших біт відводяться на код операції.

Таблиця 4.1 — Система команд спецобчислювача

| NIO      | Vauguda           |     | Konguida KOn |       | Операнди |       |       |       |
|----------|-------------------|-----|--------------|-------|----------|-------|-------|-------|
| №<br>П/п | Команда           |     | KOn          |       | Dest     | Src3  | Src2  | Src1  |
| 11/11    | Мнемоніка         | Tun | 23–19        | 18–16 | 15-12    | 11–8  | 7–4   | 3–0   |
| 1        | NOP               | sys | 00000        | 000   | 0000     | 0000  | 0000  | 0000  |
| 2        | JZ label          | bra | 01100        | 000   | 0000     | label | label | label |
| 3        | JMP label         | bra | 01111        | 000   | 0000     | label | label | label |
| 6        | AND Rd, Rs2, Rs1  | alu | 10010        | 000   | ORd      | 0000  | ORs2  | ORs1  |
| 7        | NOT Rd, Rs        | alu | 10011        | 000   | ORd      | 0000  | ORs   | 0000  |
| 10       | IN Prt, Rd        | i/o | 10110        | OPrt  | ORd      | 0000  | 0000  | 0000  |
| 11       | OUT Rs, Prt       | i/o | 10111        | 0Prt  | 0000     | 0000  | 0000  | ORs   |
| 12       | ADDC Rd, Rs2, Rs1 | alu | 11001        | 000   | ORd      | 0000  | ORs2  | ORs1  |
| 13       | MOV Rd, Rs        | mov | 11010        | 000   | ORd      | 0000  | ORs   | 0000  |
| 14       | MOV Rd, const     | mov | 11011        | 000   | ORd      | 0000  | const | const |

# Розділ 5. Розробка заданого вузла ЕОМ на ПЛІС

### 5.1. Розробка вузла ЕОМ

Операційна схема для виконання операції множення першим способом наведена на рис. 5.1. Пристрій складається з трьох регістрів, лічильника і суматора. Перед виконанням операції множення операдії множення операд

Змістовний алгоритм множення першим способом наведений на рис. 5.2.

Алгоритм множення заключається в наступному:

- 1) Проводимо ініціалізацію. Заносимо в регістри операнди і розрядність операндів в лічи льник.
- 2) Аналізуємо молодший біт регістру RG2(O). Якщо біт рівний 1, то виконуємо сумування вмісту регістрів RG1 і RG3 результат занісши в RG1. Якщо молодший біт рівний О, то просто виконуємо зсув праворуч пари регістрів RG1, RG2 і декремент лічильника.
- 3) Аналізуємо вміст лічильника. Якщо вміст лічильника рівний О, то закінчуємо програму. В іншому випадку повертаємося до кроку 2.



Рис. 5.1. Функціональна схема пристрою множення першим способом

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|



Рис. 4.2. Змістовний мікроалгоритм

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|



Рис. 5.3. Закодований мікроалгоритм

Розміщення команд в ПМК відображено на рис. 5.4.

Проведемо кодування мікрооперацій керування операційною схемою. Результат кодування наведено в таблиці 5.1.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

Кодування умовних сигналів наведено в табл. 5.2. Схема вихідних сигналів мультиплексора відображена в табл. 5.3.

| Π(1) | 1000 |     |
|------|------|-----|
|      | 1001 |     |
|      | 1010 | /   |
| 3    | 1011 |     |
| 5    | 1100 | )// |
| 4    | 1101 |     |
| 2    | 1110 |     |
| K(6) | 1111 |     |
|      |      |     |

Рис. 5.4. Розміщення команд в ПМК.

Табл. 5.1. Кодування мікрооперацій

| Мікрооперації | Управляючі сигнали |
|---------------|--------------------|
| CLR           | y1                 |
| W1            | y2                 |
| W2            | у3                 |
| W3            | y4                 |
| SHR           | y5                 |
| dec           | у6                 |
| W4            | y7                 |

Табл. 5.2. Кодування сигналів

| Логічні умови | Позначення |
|---------------|------------|
| RG1[n]        | X1         |
| CT            | X2         |

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

Табл. 5.1. Схема вихідних сигналів мультиплексора

| $m_1m_2$ | YC . |
|----------|------|
| 00       | 0    |
| 01       | X1   |
| 10       | X2   |
| 11       | 1    |

БМУ функціонує у відповідності з принципом мікропрограмного управління, що полягає в наступному.

Спрощена структурна схема БМУ наведена на рис. 5.5.



Рис. 5.5. Спрощена структурна схема БМУ

Основні функціональні частини БМУ:

РАМК — регістр адреси МК;

СФАМК — схема формування адреси МК;

ПМК — пам'ять МК;

PMK — pezicmp MK;

Аі—адреса МК;

ССК— синхросигнал;

{хі}—логічні цмови;

D—вхід завдання початкової адреси мікропрограми.

МК розміщуються у пам'яті мікрокоманд.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

Сигнали зони 62 управляють вузлами комп'ютера, зони 63— визначають тривалість цих сигналів, сигнали зони 61 разом із логічними умовами (хі) поступають на вхід СФАМК і формують адресу наступної МК. За черговим сигналом СLК адреса наступної МК буде сформована у РАМК. Зона 64 використовується для виконання допоміжних функції, наприклад контролю апаратури.

У обчислювальних системах зона **6**4 може складатися із сотні розрядів. Найчастіше цю зонц використають для контролю апаратури.

Для контролю використають операцію згортки (суму за модулем 2). У цьому випадку зона 64 має довжину 1 розряд, вміст цього розряду доповнює кількість 1 у слові мікрокоманді до парної (або непарної, при контролі слова МК на непарність).

Синтез БМУ з примусовою адресацією.

За примусової адресації зона 61 має наступний форматі

де М — поле управління мультиплексором;

q — довжина поля управління мультиплексором;

К — константа, що визначає адресу наступної мікрокоманди;

п — розрядність адреси мікрокоманди.

Довжина поля управління мультиплексором визначається за формулою:

q = ]log2(k+2)[

Поле константи К являє собою (п—1) старших розрядів адреси мікрокоманди.

Формат адреси мікрокоманди має наступний вигляд:

$$A_i = \begin{bmatrix} n \\ A_i(n-1) & \alpha \end{bmatrix}$$
 $n-1$ 

де lpha — визначає умову переходу, яка формується на виході мультиплексора в залежності від погічних умов Xi.

Спрощена структурна схема БМУ з примусовою адресацією зображена на рис. 5.6. На цій та подальших схемах БМУ входи для занесення початкової адреси D в PAMK умовно не показані.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|



Рис. 5.6. Спрощена структурна схема БМУ з примусовою адресацію

Виходячи з кількості логічних умов (2) та константи (5) визначимо:

$$n_m = ]log_2 3[=2$$

$$n_s = |log_2 4| + 1 = 5$$

Розрядність адреси ПМК:

$$n_a = ]log_2 8[ = 4$$

Формат зони 62

При горизонтальному кодуванні управляючих сигналів довжина зони дорівнює кількості управляючих сигналів:

$$n_{\beta 2} = 7$$

Формат зони в 3

Тривалість мікрооперації зберігатиметься у зоні 63 в прямому коді без

знакового розряду. Виходячи із максимальної тривалості мікрооперації

-7<sub>10</sub>=0101<sub>2</sub> отримаемо довжину зони **6**3

$$n_{\beta 3}=4$$

Формат зони 64

Для перевірки на непарність у зоні 64 необхідно виділити 1 розряд..

Таблиця 5.3 — Карта програмування БМУ

|        | <b>6</b> 1 |    | <b>6</b> 2 |           |           |            |           | <b>6</b> 3 |           |     |            |
|--------|------------|----|------------|-----------|-----------|------------|-----------|------------|-----------|-----|------------|
| Адреса | S          | M  | <i>y1</i>  | <i>y2</i> | <i>y3</i> | <i>y</i> 4 | <i>y5</i> | у6         | <i>y7</i> | 03  | <b>6</b> 4 |
| 1000   | 111        | 00 | 0          | 0         | 0         | 0          | 0         | 0          | 0         | 000 | 1          |
| 1110   | 101        | 11 | 0          | 0         | 0         | 0          | 0         | 0          | 1         | 000 | 0          |

|     |      |          |        |      | IA/ILI 462616.004 I |
|-----|------|----------|--------|------|---------------------|
| Зм. | Арк. | № докум. | Підпис | Дата | ,                   |

| 1011 | 110 | 01 | 0 | 0 | 0 | 1 | 0 | 0 | 0 | 000 | 1 |
|------|-----|----|---|---|---|---|---|---|---|-----|---|
| 1101 | 110 | 00 | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 101 | 1 |
| 1100 | 111 | 10 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 000 | 0 |
| 1111 | 000 | 00 | 1 | 0 | 0 | 0 | 0 | 0 | 1 | 000 | 1 |

5.2. Моделювання з використанням САПР вузла ЕОМ на ПЛІС з метою визначення основних характеристик

Блок мікропрограмного управління складається з лічильника команд, пам'яті, суматора та схеми формування сигналів для зміни природнього порядку слідування команд. Оскільки пристрій розроблюється в системі автоматизованого проектування Quartus II, то буде природно використати її можливості для спрощення роботи

На рис. 5.7 представлено схему БМУ для керування АЛП.



Рис. 5.7. Схема БМУ. На рис. 5.8. представлено схему АЛП розроблюваного вузла.

| 3 | Вм. | Арк. | № докум. | Підпис | Дата |
|---|-----|------|----------|--------|------|



На третьому етапі виконується розмітка контактів вводу/виводу за допомогою утиліти Pin Planer. Результати розміщення на мікросхемі зображені на рис. 5.9.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|



Рис. 5.9. Результат розміщення вузла ЕОМ на ПЛІС

На фінальному етапі створюється звіт компілятора про кількість задіяних ресурсів і призначені контакти, звіт часового аналізатору про часові параметри пристрою, а також результати моделювання у вигляді часових діаграм.

Зведений звіт про результати компіляції приведений на рис. 5.10.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

Flow Status Successful - Tue Jun 16 06:39:57 2015

Quartus II 64-Bit Version 9.1 Build 222 10/21/2009 SJ Full Version

 Revision Name
 Project

 Top-level Entity Name
 Project

 Family
 Cyclone II

 Device
 EP2C35F672C6

Timing Models Final
Met timing requirements No

 Total logic elements
 71 / 33,216 ( < 1 % )</td>

 Total combinational functions
 55 / 33,216 ( < 1 % )</td>

 Dedicated logic registers
 59 / 33,216 ( < 1 % )</td>

Total registers 59

Total pins 43 / 475 (9 %)

Total virtual pins 0

Total memory bits 576 / 483,840 ( < 1 % )

Embedded Multiplier 9-bit elements 0 / 70 (0 %)
Total PLLs 0 / 4 (0 %)

Рис. 5.10. Звіт компілятора

Часові діаграми роботи схеми наведені на рис. 5.11.



Рис. 5.11. Часова діаграма результатів моделювання

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

#### OCHOBHI PE3Y/IbTATU I BUCHOBKU ПО POБОТІ

В ході виконання курсового проекту була розроблена мікропроцесорна система, заснована на мікропроцесорному ядрі МК-51. Вона містить зовнішню пам'ять даних та програм, пристрої, програмований периферійний адаптер, додаткові порти вводу-виводу. Для організації переривань та прямого доступу до пам'яті організовані централізовані арбітри пріоритетних переривань і прямого доступу до пам'яті.

Перевага даного підходу в гнучкості, тобто можливості додавання нових пристроїв. Недолік— фіксовані значення пріоритетів пристроїв, неможливість маскування переривань від окремих пристроїв.

Також в ході роботи був розроблений спеціалізований обчислювач на базі програмованої логічної інтегральної схеми, який виконує різні арифметичні й логічні операції. Його використання дозволяє підвищити ефективність роботи розробленої системи за рахунок винесення громіздких обчислень (наприклад ділення) в окремий пристрій.

Схема обчислювача розроблялася в системі автоматизованого проектування Quartus II, яка дозволяє створювати різні пристрої на базі програмованих логічних інтегральних схем. Перевагою даної методики є те, що, по-перше, їх використання дозволяє скоротити час розробки і, по-друге, виробництво малих партій є економічно виправдано, на відміну від виробництва замо-влених інтегральних схем, що не можуть бути перепрограмовані.

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|

#### СПИСОК ВИКОРИСТАНИХ ДЖЕРЕЛ

- 1. Жабін В.І., Жуков І.А., Ткаченко В.В., Клименко І.А. Мікропроцесорні системи. К.: "СПД Гуральник О.Ю.", 2009. — 492 с.
- 2. Жабін В.І., Жуков І.А., Клименко І.А., Стіренко С.Г. Арифметичні та управляючі пристрої циф-рових ЕОМ: Навчальний посібник. К.: ВЕК+, 2008. 176 с.
- 3. Жабін В.І., Жуков І.А., Клименко І.А., Ткаченко В.В. Прикладна теорія цифрових автоматів: Навч. посібник. К.: Книжкове вид-во НАУ, 2007. 364 с.
- 4. Бояринов А.Е., Дьяков И.А. Архитектура микроконтроллеров MCS-51 Тамбов: "Издательство ТГТУ", 2005. — 64 с.
- 5. Савельев А.Я.— Прикладная теория цифровых автоматов: Учеб. для вузов по спец. ЭВМ.— М.: Высш. шк., 1987.— 272 с.
- 6. Самофалов К.Г., Романкевич А.М., Валуйский В.Н., Каневский Ю.С., Пиневич М.М. Прикладная теория цифровых автоматов. — К.: Высш. шк., 1987. — 375 с.
- 7. User Manual: Altera DE2 Board. Altera Corporation, 2006. 72 c.
- 8. Техническая информация Микроконтроллеры, микропроцессоры 32-разрядные ARM [Еле-ктронний ресурс] Режим доступу до публ. http://cec-mc.ru/techinfo/mikrokontrolleri\_\_mikroprotsessori/32-razryadnie/ ARM/283/
- 9. Микроконтроллеры семейства HCO8 фирмы MOTOROLA [Електронний ресурс] / Т. Ремизевич Режим доступу до публ.: http://www.chipnews.ru/ html.cgi/arhiv\_i/99\_04/stat-43
- 10. Микроконтроллеры: краткий обзор (AVR, PIC и другие) [Електронний ресурс] Режим доступу до публ. : http://www.myrobot.ru/stepbystep/mc\_meet. php
- 11. Философия микропроцессорной техники [Електронний ресурс] Режим доступу до публ. : http://library.tuit.uz/skanir\_knigi/book/osnovi\_mikroprosessor/ osnovi\_mikropros\_1.htm
- 12. Intel HEX [Електронний ресурс] Режим доступу до публ. http://ru.wikipedia.org/wiki/Intel\_HEX

| Зм. | Арк. | № докум. | Підпис | Дата |
|-----|------|----------|--------|------|